DDR6内存带宽10倍于DDR4:
据内存控制器和PHY IP供应商Synopsys介绍,下一代PC DDR6内存标准(区别于GDDR6)将在今年内完成初始草案,正式的1.0版本规范或于2025年第二季度内完成。DDR6内存将从8800MT/s起步,最高可达DDR6-17660,并且可在未来扩展至DDR6-21333。
![](http://image.uc.cn/s/wemedia/s/upload/2024/6d65486736da6d777b642e67125e2b23.png)
当前DDR5的JEDEC最高速度是DDR5-8400,DDR6-17600带宽将是它的两倍。若是同DDR4的初始速度DDR-2133相比,DDR6-21333的带宽将是前者的10倍。JEDEC暂时还没有确定DDR6将采用PAM还是NRZ信号标准。
![](http://image.uc.cn/s/wemedia/s/upload/2024/d2d2b6d12e171c4d0a86736dbb477020.jpg)
除DDR6之外还有LPDDR6的消息。针对手机和轻薄计算设备的LPDDR6将从LPDDR6-10677起跳,最高可达LPDDR6-14400。
![](http://image.uc.cn/s/wemedia/s/upload/2024/2a259b3e7b30b1db5fed4775d010066e.png)
LPDDR6将具有2个12位子通道,并引入多项提升安全和能效表现的新功能。
![](http://image.uc.cn/s/wemedia/s/upload/2024/8e8868d9e98711284b06776e6a5dec32.png)
![](http://image.uc.cn/s/wemedia/s/upload/2024/8d95e5ba3677f6af3b1f5c16c03ccc50.png)
AMD ZEN6架构每个CCD可提供多达32个核心:
ZEN 4c和ZEN 5c架构的每个CCD可提供最多16个核心,而根据最新的爆料,未来ZEN6架构(有可能是ZEN 6c)的CCD可塞入多达32个核心。
![](http://image.uc.cn/s/wemedia/s/upload/2024/f52aa2bc363f6ca070ecf6b3d4e62add.png)
目前还不清楚32核心的ZEN6 CCD将使用单个CCX包含全部32核心(所有核心共享L3缓存),还是像Zen 4c那样分为两个CCX(CCX内核心共享L3缓存)。更多的核心数量将受到数据中心和云计算客户的欢迎,当然个人电脑用户也有机会从中受益。