台积电首次公开2nm!性能提升百分之15,功耗降低百分之35

刘兵随风 2024-12-17 09:03:35

在科技界备受瞩目的IEDM 2024大会上,台积电向全球首次揭秘了其最新研发的N2 2nm工艺。这一重磅消息的发布,无疑在半导体行业掀起了轩然大波。

据悉,相较于传统的3nm工艺,台积电2nm工艺在晶体管密度、性能及功耗等方面均取得了显著突破,预示着芯片技术将迈向一个全新的里程碑。

具体而言,台积电2nm工艺的晶体管密度相较于3nm工艺提升了高达15%。这意味着在相同面积的芯片上,可以集成更多的晶体管,从而提升芯片的整体性能。

同时,在保持相同功耗的情况下,新工艺的性能可提升15%;而在追求相同性能时,其功耗则可降低24-35%。这一成就对于延长设备续航时间、降低散热需求等方面具有重大意义。

台积电2nm工艺之所以能够取得如此卓越的成果,得益于其创新性的技术引入。全环绕栅极(GAA)纳米片晶体管的首次应用,使得通道宽度的调整更加灵活,从而在性能与能效之间达到了更佳的平衡。

此外,新工艺还融入了NanoFlex DTCO(设计技术联合优化)理念,通过开发面积更小、能效更高的单元,或者追求性能极致的更高单元,进一步挖掘了芯片的潜能。

值得一提的是,第三代偶极子集成技术的运用,为台积电2nm工艺带来了更多的可能性。该技术支持六个电压阈值档(6-Vt),范围达到200mV,为芯片在不同应用场景下的性能优化提供了有力支持。同时,N型、P型纳米片晶体管的I/CV速度分别实现了70%和110%的提升,使得新工艺在低电压下也能获得显著的能效提升。

除了上述技术创新外,台积电2nm工艺还在SRAM密度方面取得了新突破。每平方毫米约38Mb的SRAM密度,不仅刷新了行业纪录,也为未来高性能芯片的设计提供了更多可能。同时,全新的MOL中段工艺和BEOL后段工艺的应用,使得电阻降低了20%,进一步提升了芯片的能效。

在降低生产复杂度方面,台积电同样不遗余力。新工艺的第一层金属层(M1)现在只需一步蚀刻(1P1E)、一次EVU曝光即可完成,极大地简化了生产流程并减少了光罩数量。这不仅有助于提高生产效率,还有助于降低生产成本,从而为消费者带来更加实惠的高性能芯片产品。

针对高性能计算应用的需求,台积电2nm工艺还引入了超高性能的SHP-MiM电容。该电容的容量高达每平方毫米200fF,使得芯片能够获得更高的运行频率,满足高性能计算领域对速度和效率的苛刻要求。

回顾台积电自28nm工艺以来的发展历程,我们不禁为这家半导体巨头的创新实力所折服。历经六代工艺的改进与优化,单位面积的能效比已经提升了超过140倍!这一成就不仅彰显了台积电在半导体技术领域的领先地位,也为全球芯片产业的持续发展与进步注入了强大动力。

0 阅读:2

刘兵随风

简介:科技、手机数码爱好者